新思科技交付業(yè)內首個符合ISO 26262的ASIL D級處理器IP核


原標題:新思科技交付業(yè)內首個符合ISO 26262的ASIL D級處理器IP核
一、技術突破:全球首款ASIL D級處理器IP核的行業(yè)意義
新思科技(Synopsys)推出的DesignWare? ARC? EM Safety Island IP核,是全球首款通過ISO 26262 ASIL D認證的處理器IP,標志著汽車芯片設計從“功能實現(xiàn)”向“安全可信”的跨越。ASIL D是汽車安全完整性等級(Automotive Safety Integrity Level)中的最gao級別,要求系統(tǒng)在極端故障下仍能保證安全運行,適用于自動駕駛、動力總成、制動系統(tǒng)等關鍵領域。
二、技術解析:ASIL D級IP核的核心優(yōu)勢
雙核鎖步架構(Dual-Core Lockstep)
故障檢測率(FIT):<1 FIT(即每10億小時故障次數(shù)<1次);
診斷覆蓋率(DC):≥99%,滿足ASIL D對硬件隨機故障的要求。
原理:兩個完全相同的處理器核心并行執(zhí)行相同指令,通過比較器實時校驗結果,檢測并糾正單粒子翻轉(SEU)等瞬態(tài)故障。
安全指標:
類比:如同飛機雙引擎設計,即使一個引擎失效,另一個仍能保證安全飛行。
集成安全監(jiān)控單元(SMU)
實時監(jiān)測處理器電壓、溫度、時鐘頻率等參數(shù),觸發(fā)安全狀態(tài)(如降級模式或系統(tǒng)復位);
支持安全啟動(Secure Boot)與固件加密,防止惡意攻擊。
功能:
數(shù)據(jù):SMU的響應時間<10μs,遠低于ISO 26262要求的100ms安全窗口。
低功耗與高性能平衡
技術:采用ARCv2DSP指令集與動態(tài)電壓頻率調節(jié)(DVFS),在ASIL D安全等級下,性能損失僅15%,功耗較同類方案低30%。
應用場景:適用于L3級自動駕駛域控制器(DCU),需同時滿足實時計算與功能安全需求。
三、行業(yè)影響:重新定義汽車芯片設計標準
加速車規(guī)級芯片開發(fā)
時間成本:傳統(tǒng)ASIL D芯片開發(fā)需2-3年,新思IP核可將安全相關模塊開發(fā)周期縮短60%;
成本優(yōu)化:減少第三方安全認證費用約200萬美元,降低車企與Tier 1供應商的準入門檻。
推動自動駕駛落地
傳感器融合:處理激光雷達、攝像頭等多源數(shù)據(jù),確保決策算法的容錯性;
執(zhí)行器控制:如線控轉向、電子穩(wěn)定程序(ESP),需ASIL D級實時響應。
關鍵領域:
市場數(shù)據(jù):2023年全球L2+及以上自動駕駛芯片市場規(guī)模達120億美元,ASIL D IP核滲透率預計超40%。
生態(tài)協(xié)同效應
工具鏈整合:與新思科技Verification Continuum平臺無縫對接,支持形式化驗證、硬件仿真與故障注入測試;
客戶案例:英偉達、高通、Mobileye等自動駕駛芯片廠商已采用該IP核,加速其產(chǎn)品通過ASIL D認證。
四、技術對比:新思VS競品方案
指標 | 新思科技ARC EM Safety Island | 某競品ASIL D IP核 | 行業(yè)基準 |
---|---|---|---|
故障檢測率(FIT) | <1 | <5 | <10 |
診斷覆蓋率(DC) | ≥99% | ≥95% | ≥90% |
功耗(mW/MHz) | 0.8 | 1.2 | 1.5 |
認證范圍 | 處理器+安全監(jiān)控單元 | 僅處理器核心 | 處理器核心 |
開發(fā)工具支持 | 全流程驗證工具鏈 | 基礎仿真工具 | 部分工具 |
五、應用場景與案例
案例1:L3級自動駕駛域控制器
域控制器通過TüV萊茵ASIL D認證,量產(chǎn)周期縮短8個月。
集成ARC EM Safety Island與ARC HS4xD處理器(支持AI加速);
通過鎖步架構+SMU實現(xiàn)ASIL D安全等級,AI算力損失僅8%。
客戶需求:某頭部車企需在2024年量產(chǎn)L3級車型,要求域控制器通過ASIL D認證,同時支持10TOPS AI算力。
新思方案:
成果:
案例2:電動動力總成控制器
控制器EMC性能提升20dB,故障響應時間<5μs。
采用ARC EM Safety Island管理高壓電源監(jiān)控與故障響應;
通過硬件安全島(HSI)隔離安全關鍵代碼,防止軟件攻擊。
客戶需求:某Tier 1供應商需開發(fā)高集成度電驅控制器,支持800V高壓平臺與功能安全。
新思方案:
成果:
六、未來展望:ASIL D IP核的技術演進
Chiplet集成
2025年計劃推出ASIL D級Chiplet,支持多核異構集成(如CPU+GPU+AI加速器),進一步降低系統(tǒng)級安全認證成本。
AI安全增強
開發(fā)安全AI加速器IP核,在神經(jīng)網(wǎng)絡推理中嵌入故障檢測機制,滿足ASIL D對AI算法可信度的要求。
6G與車路協(xié)同
探索ASIL D級V2X通信處理器,保障車聯(lián)網(wǎng)通信的實時性與安全性,支持C-V2X與5G-V2X雙模。
七、總結
新思科技ASIL D級處理器IP核的交付,不僅解決了汽車芯片設計中的“安全孤島”問題,更通過雙核鎖步、安全監(jiān)控、低功耗設計三大核心技術,為自動駕駛、電動化、車聯(lián)網(wǎng)等場景提供了可量產(chǎn)的解決方案。隨著汽車行業(yè)向“軟件定義汽車”轉型,該IP核將成為車企與Tier 1供應商構建安全可信電子架構的核心基石,推動智能汽車產(chǎn)業(yè)邁向更高安全標準。
責任編輯:David
【免責聲明】
1、本文內容、數(shù)據(jù)、圖表等來源于網(wǎng)絡引用或其他公開資料,版權歸屬原作者、原發(fā)表出處。若版權所有方對本文的引用持有異議,請聯(lián)系拍明芯城(marketing@iczoom.com),本方將及時處理。
2、本文的引用僅供讀者交流學習使用,不涉及商業(yè)目的。
3、本文內容僅代表作者觀點,拍明芯城不對內容的準確性、可靠性或完整性提供明示或暗示的保證。讀者閱讀本文后做出的決定或行為,是基于自主意愿和獨立判斷做出的,請讀者明確相關結果。
4、如需轉載本方擁有版權的文章,請聯(lián)系拍明芯城(marketing@iczoom.com)注明“轉載原因”。未經(jīng)允許私自轉載拍明芯城將保留追究其法律責任的權利。
拍明芯城擁有對此聲明的最終解釋權。