德州儀器LMK04714-Q1雙環(huán)時鐘抖動清潔器的介紹、特性、及應(yīng)用


德州儀器LMK04714-Q1雙環(huán)時鐘抖動清潔器是一個高性能的時鐘調(diào)節(jié)器JEDEC JESD204B/C支持空間應(yīng)用。PLL2的14個時鐘輸出中的每一個都可以配置為驅(qū)動7個JESD204B/C轉(zhuǎn)換器。德州儀器LMK04714-Q1還可以使用該器件和SYSREF時鐘驅(qū)動其他邏輯器件。SYSREF可以使用直流和交流耦合來提供。由于該器件不限于JESD204B/C應(yīng)用,因此14個輸出可以單獨配置為傳統(tǒng)時鐘系統(tǒng)的高性能輸出。
特性
AEC-Q100 1級(-40°C至125°C)
3255MHz最大時鐘輸出頻率
多模式:雙鎖相環(huán)、單鎖相環(huán)、時鐘分配
6GHz外部VCO或分配輸入
超低噪音,2500MHz
54fs RMS抖動(12kHz至20MHz)
64fs RMS抖動(100Hz至20MHz)
-157.6dBc/Hz底噪聲
3200MHz超低噪聲
61fs RMS抖動(12kHz至20MHz)
67fs RMS抖動(100Hz至100MHz)
-156.5dBc/Hz底噪聲
PLL2
鎖相環(huán)頻率為-230dBc/Hz
鎖相環(huán)1/f為-128dBc/Hz
鑒相速率高達320MHz
兩個集成vco: 2440MHz ~ 2600MHz和2945MHz ~ 3255MHz
多達14個差分設(shè)備時鐘
CML, LVPECL, LCPECL, HSDS, LVDS和2xLVCMOS可編程輸出
最多1個緩沖VCXO/XO輸出
LVPECL, LVDS, 2xLVCMOS可編程
1-1023 CLKOUT整數(shù)除法
1-8191 SYSREF整數(shù)除法
25ps步進模擬延遲SYSREF時鐘
設(shè)備時鐘和SYSREF的數(shù)字延遲和動態(tài)數(shù)字延遲
保持模式與PLL1
0延遲與PLL1或PLL2
高可靠性
控制基線
一個組裝/測試場地
1個制造地點
延長產(chǎn)品生命周期
擴展的產(chǎn)品更改通知
產(chǎn)品可追溯性
應(yīng)用程序
汽車雷達
數(shù)據(jù)轉(zhuǎn)換器時鐘
激光雷達
功能框圖
責(zé)任編輯:David
【免責(zé)聲明】
1、本文內(nèi)容、數(shù)據(jù)、圖表等來源于網(wǎng)絡(luò)引用或其他公開資料,版權(quán)歸屬原作者、原發(fā)表出處。若版權(quán)所有方對本文的引用持有異議,請聯(lián)系拍明芯城(marketing@iczoom.com),本方將及時處理。
2、本文的引用僅供讀者交流學(xué)習(xí)使用,不涉及商業(yè)目的。
3、本文內(nèi)容僅代表作者觀點,拍明芯城不對內(nèi)容的準確性、可靠性或完整性提供明示或暗示的保證。讀者閱讀本文后做出的決定或行為,是基于自主意愿和獨立判斷做出的,請讀者明確相關(guān)結(jié)果。
4、如需轉(zhuǎn)載本方擁有版權(quán)的文章,請聯(lián)系拍明芯城(marketing@iczoom.com)注明“轉(zhuǎn)載原因”。未經(jīng)允許私自轉(zhuǎn)載拍明芯城將保留追究其法律責(zé)任的權(quán)利。
拍明芯城擁有對此聲明的最終解釋權(quán)。