国产精品久久久久久亚洲影视,插我舔内射18免费视频,国产+精品+在线观看,国产精品18久久久久久麻辣,丰满少妇69激情啪啪无

0 賣盤信息
BOM詢價
您現(xiàn)在的位置: 首頁 > 技術(shù)方案 >電源管理 > 電源排序的解決方案

電源排序的解決方案

來源: 維庫電子網(wǎng)
2021-11-24
類別:電源管理
eye 10
文章創(chuàng)建人 拍明

原標題:電源排序的解決方案

電源排序的解決方案及元器件選型分析

在現(xiàn)代電子系統(tǒng)設計中,電源排序是確保復雜電路穩(wěn)定運行的關(guān)鍵環(huán)節(jié)。隨著集成電路集成度的提升,F(xiàn)PGA、DSP、微控制器等器件對多電源軌的時序控制要求愈發(fā)嚴格。錯誤的電源啟動或關(guān)閉順序可能導致閂鎖效應、總線爭用、浪涌電流過大甚至器件永久性損壞。本文將系統(tǒng)梳理電源排序的核心需求、技術(shù)方案及元器件選型策略,為工程師提供可落地的設計參考。

image.png

一、電源排序的核心需求與挑戰(zhàn)

1.1 閂鎖效應與總線爭用的風險

在數(shù)字MOS器件中,若輸入電壓在電源之前上升,可能導致晶體管狀態(tài)不確定。例如,當FPGA的I/O電壓先于內(nèi)核電壓上電時,未受控的信號可能觸發(fā)寄生PNPN結(jié)構(gòu)(如SCR),導致電流失控和局部過熱。Xilinx Spartan-3A FPGA的數(shù)據(jù)手冊明確要求內(nèi)核電壓(VCCINT)需優(yōu)先于I/O電壓(VCCIO)上電,否則可能引發(fā)閂鎖。此外,總線爭用現(xiàn)象在多電源軌并行啟動時尤為突出,可能造成信號毛刺或壓降異常。

1.2 浪涌電流控制的必要性

限流電源供電的應用中,多電源軌同時啟動可能產(chǎn)生瞬態(tài)過載。例如,在通信基站中,若DSP內(nèi)核、I/O和存儲器電源未分時啟動,總浪涌電流可能超過電源模塊的峰值負載能力,導致保護電路觸發(fā)或電源效率下降。通過合理的電源排序,可錯開浪涌電流峰值,提升系統(tǒng)穩(wěn)定性。

1.3 現(xiàn)代系統(tǒng)的復雜時序要求

不同器件對電源排序的時序精度要求差異顯著。FPGA供應商(如Xilinx、Altera)通常要求內(nèi)核電壓上電至90%終值后,I/O電壓方可啟動;而某些DSP可能要求內(nèi)核與I/O電壓同時上電,但需控制斜坡速率。此外,斷電順序通常需為上電序列的逆序,以確保電荷完全釋放。例如,MAX16046系列排序芯片可支持12路電源的自定義時序控制,滿足復雜需求。

二、電源排序技術(shù)方案對比

2.1 PGOOD級聯(lián)方案:低成本但可靠性受限

原理:將前一級電源的PGOOD(電源良好)信號連接至下一級電源的EN(使能)引腳,實現(xiàn)菊花鏈式啟動。例如,TI TPS62085降壓穩(wěn)壓器可通過PGOOD輸出驅(qū)動下一級EN輸入,形成兩級電源排序。
優(yōu)勢:無需額外控制電路,成本極低。
局限

  • 時序精度差:PGOOD信號的延遲時間受溫度和負載影響顯著,典型X5R電容在-55°C至+85°C溫度范圍內(nèi)容差達±15%。

  • 斷電控制缺失:PGOOD信號僅反映上電狀態(tài),無法控制關(guān)斷順序。

  • 靈活性低:難以實現(xiàn)多級延遲或條件觸發(fā)(如需A、B電源均就緒后啟動C電源)。

適用場景:簡單電路或?qū)r序要求不高的低成本應用。

2.2 復位IC方案:上電監(jiān)控但斷電無序

原理:采用多通道復位IC(如MAX16126)監(jiān)控電源軌電壓,待前一級電壓穩(wěn)定至終值的3%以內(nèi)后,通過內(nèi)部延遲電路釋放下一級EN信號。
優(yōu)勢

  • 上電監(jiān)控可靠:復位IC可嚴格檢測電壓門限,避免未穩(wěn)壓狀態(tài)下的誤啟動。

  • 延遲可編程:通過EEPROM或外部電容配置延遲時間,適應不同需求。

局限

  • 斷電無序:復位IC通常僅監(jiān)控上電過程,斷電時序需依賴其他電路實現(xiàn)。

  • 成本較高:多通道復位IC價格約為分立方案的2-3倍。

適用場景:需嚴格上電監(jiān)控但斷電要求不高的中端應用。

2.3 模擬排序器方案:靈活但調(diào)試復雜

原理:采用模擬排序器(如LTC2924)實現(xiàn)上電/斷電序列的逆轉(zhuǎn)或混合控制。通過內(nèi)部定時器控制EN信號的輸出時序,并支持級聯(lián)擴展。
優(yōu)勢

  • 時序精確:支持固定和可調(diào)延遲,典型精度為±1%。

  • 雙向控制:可同時實現(xiàn)上電和斷電排序,且斷電序列可配置為上電序列的逆序。

  • 擴展性強:支持多級級聯(lián),滿足復雜系統(tǒng)需求。

局限

  • 調(diào)試復雜:需精確配置電阻和電容值,且時序受溫度影響。

  • 成本較高:LTC2924單價約為分立方案的5倍。

適用場景:需高精度雙向排序的中高端應用。

2.4 數(shù)字系統(tǒng)健康監(jiān)視器方案:全功能但成本高昂

原理:采用支持PMBus/I2C協(xié)議的數(shù)字監(jiān)視器(如UCD90120A),通過GUI配置電源斜坡速率、延遲時間、序列相關(guān)性等參數(shù),并支持電壓和電流監(jiān)控。
優(yōu)勢

  • 全功能控制:可編程上電/斷電序列、斜坡速率、裕量調(diào)節(jié)等。

  • 故障記錄:支持非易失性存儲故障事件,便于事后分析。

  • 遠程管理:通過PMBus接口實現(xiàn)遠程監(jiān)控和配置。

局限

  • 成本極高:UCD90120A單價約為分立方案的10倍以上。

  • 設計復雜:需配套PMBus主控和軟件支持。

適用場景:對可靠性和可維護性要求極高的高端應用(如服務器、通信基站)。

三、元器件選型策略與推薦型號

3.1 電源排序核心元器件

3.1.1 復位IC:MAX16126

功能:四通道復位IC,支持上電監(jiān)控和延遲釋放。
優(yōu)勢

  • 寬電壓范圍:支持1.8V至5.5V輸入,兼容多種電源軌。

  • 可編程延遲:通過外部電容配置延遲時間,典型范圍為1ms至10s。

  • 低功耗:待機電流僅為10μA。

應用場景:需嚴格上電監(jiān)控的中端系統(tǒng)(如工業(yè)控制器)。

3.1.2 模擬排序器:LTC2924

功能:四通道電源排序器,支持上電/斷電序列控制。
優(yōu)勢

  • 高精度時序:支持±1%的延遲精度,且溫度系數(shù)低。

  • 雙向控制:可配置為上電序列的逆序斷電。

  • 級聯(lián)擴展:支持多級級聯(lián),滿足復雜需求。

應用場景:需高精度雙向排序的中高端系統(tǒng)(如醫(yī)療設備)。

3.1.3 數(shù)字監(jiān)視器:UCD90120A

功能:12通道數(shù)字電源監(jiān)視器,支持PMBus協(xié)議。
優(yōu)勢

  • 全功能編程:支持上電/斷電序列、斜坡速率、裕量調(diào)節(jié)等。

  • 故障記錄:支持非易失性存儲故障事件。

  • 遠程管理:通過PMBus接口實現(xiàn)遠程監(jiān)控。

應用場景:對可靠性和可維護性要求極高的高端系統(tǒng)(如服務器)。

3.2 輔助元器件選型

3.2.1 電阻與電容

  • 電阻:需選擇精度高、溫度系數(shù)低的型號(如0.1%精度、±5ppm/°C)。

  • 電容:需選擇低ESR、高穩(wěn)定性的型號(如X7R或X5R陶瓷電容)。

作用:精確配置延遲時間和濾波效果,提升系統(tǒng)穩(wěn)定性。

3.2.2 二極管與MOSFET

  • 二極管:需選擇快速開關(guān)、低正向壓降的型號(如肖特基二極管)。

  • MOSFET:需選擇低導通電阻、高電流能力的型號(如邏輯電平N溝道MOSFET)。

作用:實現(xiàn)信號隔離和電源切換,提升系統(tǒng)效率。

四、設計案例與優(yōu)化策略

4.1 案例一:FPGA電源排序設計

需求:Xilinx Virtex-7 FPGA需內(nèi)核電壓(VCCINT)優(yōu)先于I/O電壓(VCCIO)上電,且斷電順序相反。
方案

  1. 采用LTC2924模擬排序器,配置上電序列為VCCINT→VCCIO,斷電序列為VCCIO→VCCINT。

  2. 通過級聯(lián)擴展實現(xiàn)多電源軌控制,并配置延遲時間以確保時序穩(wěn)定。

效果:滿足FPGA時序要求,避免閂鎖效應和浪涌電流。

4.2 案例二:DSP電源排序設計

需求:TI C6000系列DSP需內(nèi)核電壓(CVDD)與I/O電壓(DVDD)同時上電,但需控制斜坡速率。
方案

  1. 采用UCD90120A數(shù)字監(jiān)視器,通過PMBus配置CVDD和DVDD的斜坡速率為10ms/V。

  2. 配置上電序列為CVDD與DVDD并行啟動,斷電序列為逆序。

效果:滿足DSP時序要求,提升系統(tǒng)穩(wěn)定性。

4.3 優(yōu)化策略:分立與集成方案的平衡

  • 低成本方案:采用PGOOD級聯(lián)+復位IC,滿足基本時序要求。

  • 中端方案:采用模擬排序器,兼顧精度與成本。

  • 高端方案:采用數(shù)字監(jiān)視器,實現(xiàn)全功能控制。

原則:根據(jù)系統(tǒng)復雜度、時序精度和成本預算選擇最優(yōu)方案。

五、總結(jié)與展望

電源排序是現(xiàn)代電子系統(tǒng)設計的核心環(huán)節(jié),其技術(shù)方案和元器件選型需綜合考慮時序精度、成本、可靠性和可維護性。通過合理選擇復位IC、模擬排序器或數(shù)字監(jiān)視器,并配套高精度電阻、電容和MOSFET,可滿足不同應用場景的需求。未來,隨著PMBus協(xié)議的普及和數(shù)字電源管理技術(shù)的發(fā)展,電源排序方案將更加智能化和集成化,為工程師提供更高效的設計工具。


責任編輯:David

【免責聲明】

1、本文內(nèi)容、數(shù)據(jù)、圖表等來源于網(wǎng)絡引用或其他公開資料,版權(quán)歸屬原作者、原發(fā)表出處。若版權(quán)所有方對本文的引用持有異議,請聯(lián)系拍明芯城(marketing@iczoom.com),本方將及時處理。

2、本文的引用僅供讀者交流學習使用,不涉及商業(yè)目的。

3、本文內(nèi)容僅代表作者觀點,拍明芯城不對內(nèi)容的準確性、可靠性或完整性提供明示或暗示的保證。讀者閱讀本文后做出的決定或行為,是基于自主意愿和獨立判斷做出的,請讀者明確相關(guān)結(jié)果。

4、如需轉(zhuǎn)載本方擁有版權(quán)的文章,請聯(lián)系拍明芯城(marketing@iczoom.com)注明“轉(zhuǎn)載原因”。未經(jīng)允許私自轉(zhuǎn)載拍明芯城將保留追究其法律責任的權(quán)利。

拍明芯城擁有對此聲明的最終解釋權(quán)。

標簽: 電源排序

相關(guān)資訊

拍明芯城微信圖標

各大手機應用商城搜索“拍明芯城”

下載客戶端,隨時隨地買賣元器件!

拍明芯城公眾號
拍明芯城抖音
拍明芯城b站
拍明芯城頭條
拍明芯城微博
拍明芯城視頻號
拍明
廣告
恒捷廣告
廣告
深亞廣告
廣告
原廠直供
廣告